東南大學(xué)《數(shù)字邏輯電路》視頻課程,視頻講解,畫面清晰。全長64課時,是電子電路和計(jì)算機(jī)專業(yè)基礎(chǔ)的入門課程。主要內(nèi)容為:
第1章 數(shù)字電路基礎(chǔ) 1.1數(shù)制與碼制 1.1.1數(shù)制 1.1.2碼制 1.2基本邏輯運(yùn)算 1.2.1與邏輯運(yùn)算 1.2.2或邏輯運(yùn)算 1.213非邏輯運(yùn)算 1.3邏輯代數(shù)的基本定律 1.3.1邏輯變量和邏輯函數(shù) 1.3.2邏輯代數(shù)的基本定律 1.3.3邏輯代數(shù)運(yùn)算的三個規(guī)則 1.4邏輯函數(shù)的表達(dá)方法 1.4.1真值表 1.4.2邏輯表達(dá)式 1.4.3卡諾圖 1.4.4邏輯圖 1.4.5各種表示方法之間的互相轉(zhuǎn)換 1.5邏輯函數(shù)的代數(shù)化簡法 1.5.1最簡的概念 1.5.2化簡方法 1.6邏輯函數(shù)的卡諾圖化簡法 1.6.1化簡的基本原理 1.6.2化簡的方法 1.6.3具有無關(guān)項(xiàng)的邏輯函數(shù)的化簡
第2章 邏輯門電路 2.1二極管的開關(guān)特性 2.1.1晶體二極管的靜態(tài)伏安特性 2.1.2二極管的開關(guān)特性 2.2三極管的開關(guān)特性 2.2.1雙極型三極管的靜態(tài)開關(guān)特性 2.2.2三極管的動態(tài)開關(guān)特性 2.2.3MOS管的開關(guān)特性 2.3基本邏輯門 2.3.1與邏輯門 2.3.2或邏輯門 2.3.3非邏輯門 2.3.4復(fù)合邏輯門 2.4TT1集成與非門 2.4.1TT1與非門 2.4.2常用的其他TT1門電路 2.4.3TT1集成門電路常見型號 2.4.4TT1集成門電路使用注意事項(xiàng) 2.5CMOS集成邏輯門 2.5.1CMOS反相器 2.5.2CM()S與非門 2.5.3CM()S或非門 2.5.4CMOS傳輸門 2.5.5CMOS集成電路使用注意事項(xiàng) 2.5.6CM()S電路與TT1電路的連接 2.5.7工程應(yīng)用
第3章 組合邏輯電路 3.1組合邏輯電路的概述 3.1.1組合邏輯電路 3.1.2組合電路的特點(diǎn) 3.2組合邏輯電路的分析和設(shè)計(jì)方法 3.2.1組合邏輯電路的分析方法 3.2.2組合邏輯電路的設(shè)計(jì)方法 3.3編碼器 3.3.1編碼的概念 3.3.2二進(jìn)制編碼器 3.3.3二一十進(jìn)制編碼器 3.3.4優(yōu)先編碼器 3.3.5編碼器集成電路工程應(yīng)用 3.4譯碼器 3.4.1通用譯碼器 3.4.2顯示譯碼器 3.5數(shù)字比較器 3.5.11位數(shù)字比較器 3.5.2多位數(shù)字比較器 3.6算術(shù)運(yùn)算電路 3.6.1半加器 3.6.2全力口器 3.6.3多位加法器 3.7數(shù)據(jù)選擇器與分配器 3.7.1數(shù)據(jù)選擇器 3.7.2數(shù)據(jù)分配器 3.8組合邏輯電路中的競爭與冒險 3.8.1競爭與冒險的原因 3.8.2冒險的分類 3.8.3冒險的確定方法 3.8.4競爭冒險的消除方法
第4章 集成觸發(fā)器 4.1基本RS觸發(fā)器 4.1.1電路組成和邏輯符號 4.1.2功能分析 4.1.3觸發(fā)器功能的描述 4.1.4基本RS觸發(fā)器的特點(diǎn) 4.1.5工程應(yīng)用 4.2時鐘同步觸發(fā)器 4.2.1時鐘同步RS觸發(fā)器 4.2.2時鐘同步D觸發(fā)器 4.2.3時鐘同步觸發(fā)器的空翻現(xiàn)象 4.3主從觸發(fā)器 4.3.1主從RS觸發(fā)器 4.3.2主從JK觸發(fā)器 4.4邊沿觸發(fā)器 4.4.1維持阻塞D觸發(fā)器 4.4.2負(fù)邊沿JK觸發(fā)器 4.5CMOS觸發(fā)器 4.5.1CMOSD觸發(fā)器 4.5.2CMOSJK觸發(fā)器 4.6工程應(yīng)用 4.7其他類型觸發(fā)器以及不同類型觸發(fā)器之問的轉(zhuǎn)換 4.7.1T觸發(fā)器 4.7.2T’觸發(fā)器 4.7.3不同類型觸發(fā)器之間的轉(zhuǎn)換
第5章 時序邏輯電路 5.1時序邏輯電路的分析方法 5.1.1時序邏輯電路功能表示方法 5.1.2時序邏輯電路的基本分析方法 5.2寄存器 5.2.1數(shù)據(jù)寄存器 5.2.2移位寄存器 5.3計(jì)數(shù)器 5.3.1計(jì)數(shù)器的功能和分類 5.3.2同步計(jì)數(shù)器 5.3.3異步計(jì)數(shù)器 5.3.4Ⅳ進(jìn)制計(jì)數(shù)器
第6章 脈沖信號的產(chǎn)生與整形 6.1脈沖電路概述 6.2多諧振蕩器 6.2.1自激多諧振蕩器 6.2.2石英晶體多諧振蕩器 6.3單穩(wěn)態(tài)觸發(fā)器 6.3.1門電路構(gòu)成的單穩(wěn)態(tài)觸發(fā)器 6.3.2集成單穩(wěn)態(tài)觸發(fā)器 6.3.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用 6.4施密特觸發(fā)器 6.4.1門電路構(gòu)成的施密特觸發(fā)器 6.4.2集成施密特觸發(fā)器 6.4.3施密特觸發(fā)器的主要應(yīng)用 6.5 555定時器 6.5.1555定時器的電路組成 6.5.2555定時器的功能 6.5.3555定時器的應(yīng)用
第7章 數(shù),模轉(zhuǎn)換與模,數(shù)轉(zhuǎn)換 7.1數(shù)/模轉(zhuǎn)換器(DAC) 7.1.1DAC的基本概念 7.1.2T型電阻網(wǎng)絡(luò)DAC 7.1.3倒T型電阻網(wǎng)絡(luò)I)AC 7.1.4DAc的主要技術(shù)指標(biāo) 7.1.5集成DAC介紹 7.2模/數(shù)轉(zhuǎn)換器(ADC) 7.2.1ADC的基本概念和轉(zhuǎn)換的一般步驟 7.2.2逐次逼近型ADC 7.2.3雙積分型ADC 7.2.4ADC的主要技術(shù)指標(biāo) 7.2.5ADC的工程應(yīng)用
第8章 存儲器與可編程邏輯器件 8.1只讀存儲器(ROM) 8.1.1掩膜(固定)型ROM 8.1.2可編程ROM 8.1.3可改寫ROM 8.1.4PROM的應(yīng)用 8.2隨機(jī)存取存儲器(RAM) 8.2.1RAM的基本結(jié)構(gòu)和工作原理 8.2.2RAM存儲單元 8.2.3RAM的擴(kuò)展 8.2.4工程應(yīng)用(存儲器常用芯片簡介) 8.3可編程邏輯器件 8.3.1可編程邏輯陣列(P1A)器件 8.3.2可編程陣列邏輯(PA1)器件 8.3.3通用陣列邏輯(GA1) 8.3.4可擦除的可編程邏輯器件(EP1D) 8.3.5P1D的編程 |