三、Signal Integrity -- 業(yè)界第一個(gè)高速、跨域信號(hào)完整性設(shè)計(jì)解決方案
AWR Signal Integrity 2006設(shè)計(jì)套件是一個(gè)新的高度集成的co-chip/封裝/模塊EDA解決方案,它是特別針對(duì)那些新一代高頻/高性能產(chǎn)品的復(fù)雜的跨域信號(hào)完整性問(wèn)題而設(shè)計(jì)的。新的解決方案是從最底層進(jìn)行構(gòu)架,并采用一個(gè)標(biāo)準(zhǔn)的數(shù)據(jù)模型(UDM)來(lái)保證其在IC,封裝,模塊和PCB設(shè)計(jì)環(huán)節(jié)的完整的設(shè)計(jì)功能。而獨(dú)有的AWR設(shè)計(jì)環(huán)境涵蓋了所有域。數(shù)據(jù)模型是專門(mén)針對(duì)高頻的,能對(duì)所有的設(shè)計(jì)元素進(jìn)行精確抽取和建模,包括有源器件、無(wú)源器件和高頻連接器。這個(gè)新的解決方案建立在一個(gè)開(kāi)放、標(biāo)準(zhǔn)的軟件平臺(tái)上,使其可以集成業(yè)內(nèi)最好的、功能最強(qiáng)的專業(yè)工具在各個(gè)不同域中完成抓取、綜合、仿真、優(yōu)化、layout、抽取、校正設(shè)計(jì)等工作。
AWR SI 2006設(shè)計(jì)套件通過(guò)AWR現(xiàn)代化的開(kāi)放設(shè)計(jì)平臺(tái)為各方面一流的工具提供了更好的集成機(jī)會(huì)
特點(diǎn):
- 在設(shè)計(jì)時(shí)能更早地識(shí)別、分析、修復(fù)信號(hào)完整性問(wèn)題
- 減少或消除設(shè)計(jì)重復(fù),加快產(chǎn)品完成時(shí)間
- 第一次設(shè)計(jì)執(zhí)行到規(guī)格
- 功能強(qiáng)大,并發(fā)性,為高頻/高速而設(shè)計(jì)的標(biāo)準(zhǔn)的信號(hào)完整性分析環(huán)境
- 支持IC,封裝,模塊,和PCB方面的多種技術(shù)
- 支持來(lái)自硬件,IBIS模型或MatLab協(xié)仿真的信號(hào)
- 支持包括AWR EMSight技術(shù)在內(nèi)的多電磁仿真和分析工具
- 能導(dǎo)入/支持多個(gè)模型如電路映射表(SPICE或Spectre格式),IBIS,S-parameter block等
- 利用Intelligent Net(iNet)來(lái)抽取并建立復(fù)雜的跨域互聯(lián)”on-the-fly”模型
- 含有AWR高速高性能的諧波平衡仿真器,可進(jìn)行全面而精確的頻域仿真
- 集成Synopsys’ HSPICE,可進(jìn)行快速而精確的時(shí)域仿真或更高質(zhì)量的多域信號(hào)完整性分析